Mit dem Scan-Trainer-Board von Göpel lassen sich die typischen Boundary-Scan-Applikationen (BS) üben. Dazu gehört neben Test auch die In-System-Programmierung von Speicherbausteinen (Flash) sowie das Debuggen von Schaltungen. Die Baugruppe umfaßt einen praxisnahen Mix von BS-ICs sowie nicht scangeeigneten Komponenten und weist eine BS-Architektur mit zwei TAPs auf. Zur Simulation von Fehlern wurden Strukturen integriert, die Fehlerinjektion erfolgt per Schalter. Ein Anschluß ermöglicht die Verbindung zu Scanplus-Modulen zum Testen peripherer Netze. Besonderer Wert wurde auf Vielseitigkeit gelegt. Mit SRAM, SSRAM, SDRAM, FIFO, Flash , transparente Buffer, Logikgatter, LEDs, AD- und DA-Wandler, GALs und FPGAs ist der Umgang mit Infrastrukturtest, Interconnectiontest, analoger- und digitaler Clustertest sowie Speichertest möglich. Das Board ist sowohl einzeln als auch im Scan-Trainer-Kits verfügbar. Der Kit umfaßt auch noch Scan-Controller (Parallel-Port), Verbindungskabel und Trai-nerversion der BS-Software Cascon.
EPP 240
Unsere Webinar-Empfehlung
Die 3D-Messung und Inspektion des Lotpastendrucks ist ein wichtiges Qualitätswerkzeug. Dieses funktioniert nur mit den richtigen Toleranzen und Eingriffsgrenzen.
Teilen: